|
|
|
 |
|
|
| 本文公開了具有邏輯元件粒度(granularity)的冗余的PLD。這一PLD包括多個(gè)以陣列排列的LAB與用于互連陣列內(nèi)的LAB的多條水平與豎直LAB互連線。每個(gè)LAB還包括預(yù)定數(shù)目的邏輯元件與冗余電路,用來(lái)在預(yù)定邏輯元件之間用無(wú)缺陷邏輯元件代替有缺陷邏輯元件,這一代替通過(guò)將原本提供給有缺陷邏輯元件的編程數(shù)據(jù)轉(zhuǎn)移到無(wú)缺陷邏輯元件來(lái)實(shí)現(xiàn)。 |
|
|
|
|
|
|
 |
|
帶有邏輯元件粒度的冗余的可編程邏輯器件
一種設(shè)備,包含: 可編程邏輯器件,所述可編程邏輯器件包括: 以陣列排列的多個(gè)LAB;以及 互連所述陣列中多個(gè)LAB的多條水平與豎直LAB互連線,其中每個(gè)LAB還包括: 預(yù)定數(shù)目的邏輯元件,以及 冗余電路,其用于通過(guò)將原本提供給有缺陷邏輯元件的編程數(shù)據(jù)轉(zhuǎn)移到無(wú)缺陷邏輯元件,將所述預(yù)定數(shù)目邏輯元件中的有缺陷邏輯元件替換為無(wú)缺陷邏輯元件。
|
|
|
|
|
 |
|
| 專利號(hào): |
200810091255 |
| 申請(qǐng)日: |
2008年4月23日 |
| 公開/公告日: |
2008年10月29日 |
| 授權(quán)公告日: |
|
| 申請(qǐng)人/專利權(quán)人: |
阿爾特拉公司 |
| 國(guó)家/省市: |
美國(guó)(US) |
| 郵編: |
|
| 發(fā)明/設(shè)計(jì)人: |
D·劉易斯、D·卡什曼 |
| 代理人: |
趙蓉民 |
| 專利代理機(jī)構(gòu): |
北京紀(jì)凱知識(shí)產(chǎn)權(quán)代理有限公司(11245) |
| 專利代理機(jī)構(gòu)地址: |
北京市西城區(qū)宣武門西大街甲129號(hào)金隅大廈602室(100031) |
| 專利類型: |
發(fā)明 |
| 公開號(hào): |
101295980 |
| 公告日: |
|
| 授權(quán)日: |
|
| 公告號(hào): |
000000000 |
| 優(yōu)先權(quán): |
美國(guó)2007年4月23日11/739,055 |
| 審批歷史: |
|
| 附圖數(shù): |
7 |
| 頁(yè)數(shù): |
12 |
| 權(quán)利要求項(xiàng)數(shù): |
4 |
| |
| |
|
|